نتایج جستجو برای: جیتر

تعداد نتایج: 53  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی 1390

گسترش روز افزون شبکه اینترنت و افزایش تعداد کاربران، پدیده ای به نام تراکم به وجود آورده است. تراکم یکی از مشکلات اصلی در زمینه مهندسی ترافیک در اینترنت است که ناشی از بیشتر شدن تقاضای پهنای باند از ظرفیت شبکه و یا ازدیاد حجم داده در بافر مسیریاب های شبکه می باشد. تراکم باعث بروز مشکلات زیادی در شبکه مانند افزایش تأخیر، عدم استفاده از پهنای باند موجود شبکه، سرریز بافر مسیریاب ها، تلفات داده و د...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده فنی مهندسی 1387

در این پایان نامه ضرب کننده فرکانسی بررسی شده و دو ضرب¬کننده فرکانسی تک انتهایی و تفاضلی مبتنی بر dll در تکنولوژی و ولتاژ طراحی شده است. به منظور کاهش توان در ضرب کننده فرکانسی تک انتهایی از ساده ترین ساختار در طراحی مدار پمپ بار و مدار خط تاخیر کنترل شونده با ولتاژ استفاده شده است. همچنین در واحد ترکیب کننده از مداری ساده و مبتنی بر ترانزیستور-بدون استفاده از سلف و خارن- استفاده شده است که توا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید باهنر کرمان - دانشکده فنی 1392

و چکیده: اسیلاتورهای کنترل ،(adpll) یکی از مهمترین بلوک های حلقه قفل شونده فاز تمام دیجیتال است و همچنین رنج adpll منبع اصلی توان و جیتر در dco . هستند (dco) شونده دیجیتال با توان dco را تعیین می کند. بنابراین طراحی یک adpll فرکانسی آن مستقیما رنج فرکانسی کاهش دهد. adpll پایین و دقت بالا می تواند توان و جیتر را به شدت در ها برای داشتن دقت بالا و رنج فرکانسی گسترده به طور همزمان از ساختار ...

ژورنال: :مهندسی برق و الکترونیک ایران 0
مریم معاضدی m. moazedi سید ادیب ابریشمی فر s. a. abrishamifar

چکیده: برای داشتن نرخ داده­ با پهنای­باند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (dll )می­باشد. با استفاده از dll می­توان هم­زمانی دقیقی بین سیگنال­های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک dll مناسب برای سیستم های واسطۀ سرعت بالا در حافظه ها و i/oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرم­افزار ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده مهندسی برق و کامپیوتر 1391

چکیده: با افزایش نرخ نمونه برداری، خطاهای مبدل دیجیتال به آنالوگ معمولی در لحظه کلیدزنی، موجب افت عملکرد فرستنده های مخابراتی می شوند. استفاده از سینوسی با دامنه و شیب صفر در لحظه کلیدزنی موجب حذف خطاهایی چون جیتر در مبدل می شود که به این ساختار مبدل دیجیتال به آنالوگ رادیویی گویند. در این پایان نامه بر روی تبدیل مستقیم دیجیتال به آنالوگ در فرکانس های رادیویی تمرکز شده است. طیف سیگنال دیجیتال ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1393

در این پژوهش، یک مدار بازیابی ساعت و داده برست-مُد مبتنی بر درون¬یابی فاز با نرخ داده 5 گیگابیت بر ثانیه ارائه شده است. کاربرد این سیستم در شبکه¬های نوریِ غیرفعال می¬باشد که به صورت گسترده در سیستم¬های مخابرات نوری استفاده می¬شوند. سیستم طراحی شده شامل واحد بازیابی ساعت، مدار تصمیم¬گیرنده، و قسمت دی¬مالتی¬پلکسر می¬باشد. واحد بازیابی ساعت شامل مدار نمونه¬بردار-نگهدارِ تحریک شده در دو لبه ، و یک مدا...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده برق و کامپیوتر 1392

طراحی یک تقسیم کننده فرکانسی کسری پیوسته موضوع این پایان نامه می باشد. تقسیم کننده های کسری به عنوان مهترین بلوک در سینتی سایزرهای مبتنی بر pll تعریف می شوند. دراین پایان نامه برای پیاده سازی تقسیم کننده فرکانسی کسری روش جدیدی معرفی شده که باعث کاهش جیتر سیستم شده است. این تقسیم کننده فرکانسی که در پروسه 0.35µm استاندارد cmos طراحی شده، با پالس ورودی دارای فرکانس 833mhz کار می کند و نسبت تقسیم ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه رازی - دانشکده فنی و مهندسی 1392

در این پایان نامه یک مولد عدد تصادفی جدید مبتنی بر نمونه برداری از اسیلاتور ارائه شده است. این مولد عدد تصادفی از سه منبع نویز اسیلاتور و یک fsr به عنوان مولد شبه تصادفی استفاده کرده است. منبع نویز اسیلاتور،منبع نویز فیزیکی است که از طریق نمونه برداری از اسیلاتور تولید می شود. این مولد که می تواند به طور کامل و بدون نیاز به اجزاء خارجی در تکنولوژی دیجیتال اجرا شود، مساحت کمی را اشغال کرده و دار...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1392

در این پایان نامه یک حلقه قفل فاز آنالوگ تحلیل، طراحی و در تکنولوژی tsmc 0.18 میکرومتر با ولتاژ تغذیه 1.8 ولتی شبیه سازی شده است. این حلقه قفل فاز با قابلیت برنامه پذیری که دارد به طور خودکار پارامترهای درونی (جریان پمپ بار) حلقه را چنان تنظیم می کند که مقداری بهینه برای نویز فاز به دست آید. محدوده فرکانس وسیع (3.861 – 2.796) گیگاهرتز با استفاده از روش زیر باندها به دست آمده است. جیتر در سراسر ...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی 1390

یکی از مهمترین پارامترهای نوسان ساز ها، نویز فاز می باشد. نویز فاز نوسان ساز در میکسر سبب تداخل باندهای فرکانسی داده های ورودی می شود. نویز فاز را در سیستم های دیجیتال جیتر نیز می گویند. در واقع جیتر معادل حوزه زمانی نویز فاز می باشد. جیتر در سیستم های دیجیتال سبب می شود که داده ها در لحظه صحیحی از زمان نمونه برداری نشوند. بنابراین شناخت نویز فاز و مدل سازی ریاضی آن از اهمیت ویژه ای برخوردار اس...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید