طراحی مبدل آنالوگ به دیجیتال توان بایین

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی
  • نویسنده مریم زارع
  • استاد راهنما محمد میمندی نژاد
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1388
چکیده

مبدل های آنالوگ به دیجیتال (adc)، پردازش سیگنالهای آنالوگ جهان واقعی را در حوزه دیجیتال امکان پذیر می سازند. در میان ساختار های متعدد adc ، مبدل های الگوریتمی (یا دوره ای )، به صورت یک معماری مناسب برای تحقق مبدل های آنالوگ به دیجیتال با سرعت های نمونه برداری پایین تا متوسط و دقت های بین 8 تا 17 بیت با کمترین توان مصرفی و سطح سیلیکن اشغالی شناخته شده است. این مبدل ها در سیستم های سنسور، قطعات پزشکی، سیستم های چند رسانه ای ، حسگرهای تصویر و گره های حسگر بی سیم کاربرد های فراوانی یافته اند. امروزه در دستگاه های قابل حمل که از طریق باتری تغذیه می شوند، مصرف توان و مساحت کم یک نیاز اصلی و مهم می باشد. از این جهت روش هایی که بتوانند توان مصرفی و مساحت را کاهش دهند، کاربردهای متنوعی پیدا کرده و از اهمیت زیادی برخوردار هستند. توان مصرفی یکی از مهمترین مشخصه های یک مبدل آنالوگ به دیجیتال مجتمع است. پایان نامه ی حاضر به بررسی روشهای کاهش توان مصرفی موجود در مبدل الگوریتمی پرداخته و با ارائه یک روش جدید، ساختار مبدل الگوریتمی از نظر توان مصرفی بهینه شده است. در این پژوهش با ارائه روش پیشنهادی مقیاس گذاری خازنها و استفاده از آپ امپ با بایاس وفقی، ساختار متداول مبدل الگوریتمی اصلاح شده و توان مصرفی آپ امپ و در نتیجه کل مبدل کاهش می یابد. برای این منظور، با توجه به اینکه اهمیت اندازه ی خازنها در مبدل آنالوگ به دیجیتال الگوریتمی، از سیکل پرارزش به کم ارزش به شدت کاهش می یابد، کاهش توان مصرفی مبدل با استفاده از تغییر خازنها در سیکلهای مختلف، متناسب با ازرش بیت متناظر انجام شده است. در این پایان نامه یک مبدل آنالوگ به دیجیتال الگوریتمی 12 بیتی با فرکانس نمونه براری 104ks/s در ولتاژ تغذیه 1.8v در تکنولوژی 0.18?m cmos با استفاده از تکنیک پیشنهادی و نیز با ساختار متداول به طور کامل در سطح سیستمی و مداری طراحی و شبیه سازی شده است. نتایج شبیه سازی hspice این دو مبدل موید این هستند که مبدل الگوریتمی با ساختار پیشنهادی نسبت به ساختار متداول در حدود 53% کاهش توان داشته است.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی و شبیه‌سازی مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین

در این مقاله، یک مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین طراحی شده است. حذف تقویت‌کننده و جایگزین کردن آن به‌وسیله یک مقایسه‌گر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی به‌عنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به‌دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از...

متن کامل

طراحی مبدل های آنالوگ به دیجیتال با ساختار تمام دیجیتال

در تکنولوژی های جدید cmos بلوکهای آنالوگ و سیگنال مرکب با مشکلاتی مواجه شده اند چون قابلیت عملکرد آنالوگ ترانزیستورها در تکنولوژی های جدید تنزل می یابد. برای مثال گین ذاتی ترانزیستورها کم شده است، کاهش ولتاژ تغذیه سوئینگ ولتاژ را کاهش می دهد اما نویز به این نسبت کم نمی شود و در نتیجه نسبت سیگنال به نویز که یکی از مشخصه های مهم می باشد، کاهش می یابد. به عبارت دیگر مدارات مجتمع آنالوگ به اندازه م...

15 صفحه اول

افزایش بازده توان در مبدل های داده آنالوگ به دیجیتال

در این پایان نامه، سه طرح مورد بررسی قرار گرفته است: در طرح اول، با یک رویکرد جدید به ایده اشتراک گذاری تقویت کننده عملیاتی در مدولاتور دلتا- سیگما نگریسته شده است. در این طرح براساس میزان ظرفیت خازنی هر طبقه به آن طبقه عرض پالس کلاک اختصاص داده می شود لذا با کمترین میزان هارمونیک و حداکثر میزان بازده توان، عملیات اشتراک گذاری شکل می گیرد. در این طرح در یک نمونه دلتا- سیگمای مرتبه دوم در ازای ...

کاهش توان در مبدل آنالوگ به دیجیتال فلش پر سرعت

مبدلهای آنالوگ به دیجیتال فلش عمدتا در کاربردهایی با سرعت نمونه برداری بسیار زیاد اما تعداد بیت کم از قبیل رادیوهای با پهنای باند وسیع مورد استفاده قرار می گیرند. یکی از مهمترین محدودیتها در افزایش تعداد بیت در این مبدلها، افزایش سرسام آور توان مصرفی است که به صورت نمایی با افزایش تعداد بیت مبدل افزایش می یابد. در این پایان نامه تلاش شده است با اصلاح ساختار مقایسه کننده توان مصرفی آن کاهش یابد....

15 صفحه اول

مبدل آنالوگ به دیجیتال چند کاناله با توان مصرفی کم

در این پایان نامه به تشریح و طراحی یک مبدل آنالوگ به دیجتال 16 کاناله به روش single slope با رزولوشن 10 بیت و توان مصرفی کم پرداخته شده است. مبدل فوق در تکنولوژی cmos 0.18 ?m طراحی و شبیه سازی شده است. همه کانال های این مبدل دارای دو بخش مشترک و دو بخش مجزا می باشند. بخش های مشترک عبارتند از شمارنده و مولد موج شیب و بخش های مجزا شامل ثبات و مقایسه کننده می باشند. این مبدل برای استفاده در مقاصد ...

طراحی و شبیه سازی مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین

در این مقاله، یک مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین طراحی شده است. حذف تقویت کننده و جایگزین کردن آن به وسیله یک مقایسه گر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی به عنوان mdac استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023