نام پژوهشگر: سید رضا طالبیان

کدنویسی vhdl و سنتز مدولاتور xsk
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه امام رضا علیه السلام - دانشکده برق و کامپیوتر 1392
  بهزاد اکبری   سید رضا طالبیان

مدولاسیون های پایه، دامنه و فاز و ترکیب هر دو در مخابرات ماهواره ای و بیوپزشکی و تلویزیون دیجیتالی کاربرد دارند. نکته حائر اهمیت و بسیار مهم در سیستمهای مخابراتی حداقل بودن سطح توان مصرفی سیستم می باشد. به همین علت بهترین معماری، معماری است که این دو معیار را در سطح پایین داشته باشد. یعنی با حداقل تعداد گیتهای منطقی مصرفی، در یک تراشه بتوان یک سیستم مخابراتی حجیمتری را قرار داد و هم ابعاد مدار و هم هزینه ها را کاهش داد. در این پایان نامه معماری جدیدی با حداقل سطح مقطع و توان مصرفی برای مدولاتورهای مخابراتی ارائه شده است. در این معماری حافظه مصرفی به حداقل ممکن رسیده و با اضافه شدن یک ضرب کننده به خروجی امکان پیاده سازی مدولاسیون qam نیز محقق گردیده است. لذا در معماری ارائه شده بهبود 5/37 درصدی در مصرف توان نسبت به معماری مبتنی بر حافظه ها مشاهده می شود. در این پایان نامه، ابتدا معماری هایی که در مقالات برای پیاده سازی مدولاسیونهای پایه مطرح شده، بررسی می شود و سپس معماری پیشنهادی برای پیاده سازی سه طیف مدولاسیون با هم، مطرح می شود. در انتها از دو معیار مهم برای مقایسه معماری ها ( سطح توان مصرفی و تعداد گیتهای منطقی مصرفی ) استفاده می شود.

طراحی و بهبود یک جمع کننده تحمل پذیر خطا مبتنی بر منطق بازگشت پذیر
پایان نامه دانشگاه امام رضا علیه اسلام - دانشکده مهندسی 1393
  علی بیک زاده   سید رضا طالبیان

مدارهای ترکیبی از گیت های منطقی تشکیل شده اند که خروجی در هرلحظه تنها به وسیله ترکیب فعلی ورودی و بدون لحاظ کردن ورودی های قبلی یا حالت قبلی خروجی تعیین می شود. منطق برگشت پذیر که به شکل جدی در دهه های اخیر موردتوجه قرارگرفته، ساخت مدارهایی در مقیاس نانو را بررسی می کند که علاوه بر مشکل اندازه و ابعاد مدار، مصرف توان و هدر رفت گرما در آن را نیز تحت کنترل خود دارد. یکی از کلیدی ترین مدارهای ترکیبی در هر پردازنده، جمع کننده است. با توجه به اهمیت تحمل پذیری خطا در مدارهای دیجیتال، ارائه یک جمع کننده تحمل پذیر خطای جدید باقابلیت جمع دو بیت به صورت همزمان برای این کار هدف گذاری و محقق گردید. دو بیت جمع کننده برگشت پذیر و تحمل پذیر خطای طراحی شده با فشرده سازی جمع دوبیتی در قالب یک گیت و نیز در نظر گرفتن قابلیت توسعه پذیری برای گیت طراحی شده، امکان طراحی جمع کننده های با تعداد بیت بالا و سرعت مطلوب که در طرح های موجود فعلی با سختی و پیچیدگی بالا محقق می شود را به سادگی امکان پذیر می سازد. نتایج مقایسه ای حاکی از بهبود چشمگیر در هزینه های قابل محاسبه گیت از قبیل ورودی های ثابت و خروجی های اضافی نسبت به اغلب طرح های ارائه شده است. از سوی دیگر با توجه به خواص مدارهای برگشت پذیر، طراحی و پیاده سازی آن ها الزامات خاصی را طلب می کند. نیاز به راهکاری جهت سنتز اولیه مدارهای برگشت پذیر منجر به طراحی نرم افزاری گردید که امکان تولید جداول درستی توابع را به دو شکل «برگشت پذیر» و «برگشت پذیر و تحمل پذیر خطا» داراست. با کمک جدول درستی تولیدشده در مرحله اول، سنتز مدار به روش سنتز اکتشافی مبتنی بر انتقال به دو روش یک جهته و دو جهته انجام می گیرد. همچنین کاربر قادر است تا بدون استفاده از قابلیت تولید سیستمی جدول درستی تابع برگشت پذیر و با ورود جدول درستی دلخواه خود، تنها از امکانات سنتز نرم افزار بهره گیرد.