نام پژوهشگر: حمید رضا اسماعیلی طاهری

تحلیل، طراحی و شبیه سازی یک سنتزکننده فرکانس تطبیق پذیر
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی 1390
  حمید رضا اسماعیلی طاهری   مهدی احسانیان

با افزایش فرکانس کاری مدارهای الکترونیکی، نیاز به حلقه های قفل فاز با جیتر کم بیش از پیش نمایان می گردد. از جمله پارامترهای اثرگذار در مقدار جیتر خروجی، پهنای باند حلقه است. می توان برای هر کاربرد خاص از حلقه قفل فاز، پهنای باند بهینه ای را یافت که در آن جیتر شکل موج خروجی کمترین مقدار ممکن باشد، اما با تغییر فرکانس ورودی پهنای باند حلقه قفل فاز از حالت بهینه خارج می شود و عملکرد جیتری مختل می گردد. می توان نشان داد در صورتی که نسبت پهنای باند به فرکانس ورودی ثابت نگه داشته شود، عملکرد جیتری حلقه قفل فاز بهینه خواهد ماند. در این تحقیق با ایجاد تناسبی میان جریان پمپ بار و ولتاژ کنترل اسیلاتور کنترل شده با ولتاژ، زمینه برای ثابت نگه داشتن نسبت پهنای باند به فرکانس ورودی فراهم شده است. شبیه سازی های انجام شده در نرم افزارهای matlab و ads نشان می دهند، تناسب ایجاد شده قادر است علاوه بر کاهش چشمگیر تغییرات نسبت پهنای باند به فرکانس مرجع، تغییرات جیتر سیکل به سیکل و جیتر سیکل خروجی را نیز کاهش دهد و بنابراین تطبیق پذیری جیتر خروجی را نیز فراهم آورد. اجزای حلقه قفل فاز و مدار های کنترلی جدید در تکنولوژی 18/0 میکرومتر cmos طراحی و نتایج شبیه سازی ارائه گردیده اند.