نام پژوهشگر: سجاد بابایی چمندانی

fبهینه سازی الگوریتم های تبدیل ویولت iti برای پیاده سازی بر روی برد fpga
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق و کامپیوتر 1390
  سجاد بابایی چمندانی   داود آسمانی

امروزه با توجه به رشد تکنولوژی و افزایش سرعت در سیستم های جدید، نیاز به الگوریتم های پردازشی بهینه بیش از پیش احساس می شود. با توجه به کاربردهای گوناگون تبدیل ویولت در این سیستم ها، در این پایان نامه به دنبال الگوریتم بهینه برای پیاده سازی تبدیل ویولت دو بعدی در کاربرد-هایی همانند پردازش تصویر می باشیم. سخت افزار های پردازشی مختلفی در دهه اخیر برای پیاده سازی تبدیل ویولت پیشنهاد شده است. امروزه تمرکز اصلی بر روی پیاده سازی تبدیل ویولت iti با استفاده از طرح lifting می باشد. به دلیل قابلیت های بالای طرح lifting، ما نیز بهینه سازی سخت افزاری را بر پایه همین ساختار بنا نهاده ایم. از جمله مسائل عمده که در بهینه سازی تبدیل ویولت iti در نظر گرفته می-شود می توان به بهینه سازی تعداد رجیستر مورد استفاده شده در طرح، تاخیر مسیر بحرانی، حجم حافظه موقت، سرعت پردازش معماری و بهینه سازی حجم سخت افزاری در سرعت های بالا اشاره کرد. معماری پیشنهاد شده، با ساختار mimo برای کاربرد های پردازش تصویر با قابلیت استفاده در سرعت های مختلف طراحی شده است. در این معماری حجم حافظه موقت مورد استفاده بهینه شده است که در نرخ خروجی مختلف تابت می ماند. همچنین تاخیر مسیر بحرانی در این پردازنده به اندازه تاخیر یک ضرب کننده کاهش پیدا کرده است. این معماری برای پیاده سازی دیجیتال طراحی شده است و قابلیت پیاده سازی روی برد fpga را دارا می باشد. همچنین، ساختار پیشنهادی با معماری های دیگر با استفاده از نرم افزار ise شبیه سازی و مقایسه شده است شده است. در پایان به پیاده سازی سخت افزاری معماری پیشنهادی و تست عملی آن بر روی برد fpga پرداخته شده است.