نام پژوهشگر: علی قاسمی خواه

طراحی، شبیه‏سازی و پیاده‏سازی سخت‏افزاری دیکدر viterbi کم مصرف با زبان توصیف سخت افزار vhdl روی تراشه fpga
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1391
  علی قاسمی خواه   یوسف صیفی کاویان

در سیستم‏های ارتباطی اطمینان از تبادل صحیح اطلاعات از اهمیت بالایی برخوردار است. مخابرات دیجیتال به دلیل مزایایی که دارد، در بسیاری از ارتباطات جایگزین مخابرات آنالوگ شده است. به واسطه‏ی استفاده از روش‏های مدولاسیون دیجیتال و فراهم آوردن امکاناتی برای به کارگیری کدینگ کانال، سیستم‏های مخابرات دیجیتال توانایی بالایی در حذف نویز دارند. کدینگ کانولوشنی از قوی‏ترین و پرکاربردترین کدها در مخابرات بی‏سیم دیجیتال است. برای دیکد کردن کدهای کانولوشنی از الگوریتم ویتربی استفاده می‏شود. دیکدر ویتربی به دلیل پیچیدگی، توان مصرفی بالایی دارد. اهمیت کم‏مصرف بودن گیرنده‏های بی‏سیم از یک‏سو و قدرت بالای دیکدر ویتربی در تصحیح خطا از سوی دیگر، باعث اهمیت ارائه‏ی طرح‏های کم‏مصرف برای دیکدر ویتربی شده است. یکی از پرمصرف‏ترین واحدهای دیکدر ویتربی، حافظه‏ی نگه‏دارنده‏ی مسیر است. در این رساله با کاهش رجیسترهای این واحد، توان مصرفی یک دیکدر نمونه، حدود 15 درصد کاهش یافته است. در این طرح همچنین با حذف سیکل‏های اضافه در دیکدر، سرعت دیکدر بهبود یافته است. در این رساله همچنین کدهای کانولوشنی اعشاری معرفی شده‏اند و از الگوریتم ویتربی برای دیکد کردن آن ها استفاده شده است. سیستم کدینگ جدید از نظر توان مصرفی و قدرت تصحیح خطا ارزیابی و با کد کانولوشنی معمولی (صحیح) مقایسه شده است. همه طرح‏های ارائه شده در این رساله توسط زبان vhdl توصیف شده اند و به‏صورت سخت‏افزاری روی تراشه xc3s400 از خانواده spartan3 شرکت xilinx پیاده‏سازی شده‏اند.