نام پژوهشگر: علیرضا رامز

پیاده سازی سخت افزاری دیکودر برای کدهای ldpc
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه تربیت مدرس - دانشکده برق و کامپیوتر 1390
  علیرضا رامز   ابومسلم جان نثاری

امروزه ارسال و دریافت اطلاعات به شکل صحیح بر روی کانال های نویزی یک فاکتور بسیار مهم در ارتباطات بی سیم به شمار می رود. به همین علت کدهای تصحیح خطا توسعه زیادی پیدا کرده اند. در سالیان اخیر کدهای چک پریتی با چگالی کم (ldpc) به واسطه قدرت تصحیح خطای قابل ملاحظه شان توجه زیادی را به خود جلب کرده اند و به همین علت برای استاندارد های مختلف نسل جدید سیستم های مخابراتی از جمله سیستم های وایمکس وwlan پیشنهاد گردیده اند. در کنار مزیت های بسیار این نوع کدگذاری، استفاده از آن ها در سیستم های مخابراتی سیار بی سیم با چالش هایی روبرو است. از این رو، مسئله پیاده سازی کارآمد دکودر برای این کدها به صورت جدی مطرح می باشد. هدف این پژوهش در وهله اول پیاده سازی با بیشترین دقت و با کمترین خطای پیاده سازی نسبت به شبیه سازی رفتاری است. در این بین کدهای qc-ldpc برای سیستم وایمکس طراحی و بهترین الگوریتم برای پیاده سازی کد طراحی شده، انتخاب شده است. سپس بستر سخت افزاری fpga (xilinx virtex 4 xc4vlx160) برای پیاده سازی انتخاب شده است، تا با استفاده از خاصیت انعطاف پذیری آن، تأثیر پارامتر های مختلف دخیل در کدهای ldpc در طراحی این کدها عملاً مشاهده شده و در نهایت بعد از تصمیم گیری در مورد خصوصیات نهایی کد به عنوان قدم بعدی پیاده سازی در سطحasic انجام پذیرد.