نتایج جستجو برای: حلقه قفل شده فرکانس پایه

تعداد نتایج: 486757  

ژورنال: :مهندسی برق و الکترونیک ایران 0
محمد غلامی حمید رحیم پور جمال قاسمی ایمان اسمعیلی پایین افراکتی

در این مقاله، یک راهکار جدید با استفاده از الگوریتم بهینه سازی گرادیان برای ساخت حلقه های قفل شده تاخیر ارائه شده است. از جمله ویژگی های برجسته این ساختار می توان به سرعت بالای قفل شدن و فرکانس بالای عملکرد مدار اشاره کرد. در این ساختار به جای بلوکهای آشکارساز فاز-فرکانس، پمپ بار و فیلتر حلقه از یک پردازنده استفاده شده است. در فرستنده های دیجیتال از یک پردازنده برای دیکد کردن، کد کردن، آشکارساز...

ژورنال: :مهندسی برق و الکترونیک ایران 0
حمید رحیم پور h. rahimpour محمد غلامی m. gholami حسین میار نعیمی h. miar-naimi غلامرضا اردشیر g. ardeshir

یکی از چالش­های مهم در طراحی ضرب کننده­های فرکانسی براساس حلقه قفل شده تاخیر، کم کردن زمان قفل شدن و همگرایی مدار است. در همین راستا یک ضرب کننده فرکانسی کاملا جدید و دیجیتالی با سرعت قفل شدن بالا در این مقاله طراحی شده است. در این طراحی از  یک پردازنده دیجیتالی به جای مدارات آشکار ساز فاز-فرکانس، پمپ بار و فیلتر حلقه استفاده شده است. با توجه به این تغییرات، ساختار ارائه شده دارای زمان قفل شدن ...

پایان نامه :موسسه آموزش عالی غیردولتی و غیرانتفاعی پویش قم - دانشکده برق 1393

امروزه بحث کنترل و مانیتورینگ سیستم یکی از مهترین بحث ها در شبکه ی قدرت می باشد که برای طراحی ادوات کنترلی به دانستن دقیق وضعیت شبکه ی قدرت نیازمندیم. با دانستن وضعیت شبکه در هر لحظه میتوان از تغییرات ولتاژ، جریان، فرکانس مطلع بود و میتوان با عملکردی مناسب از خارج شدن این پارامترها از حول نقطه ی کاری جلو گیری کرد. یکی از پارامترهایی که باید تشخیص داده شود فرکانس شبکه می باشد که در این پایان نام...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق 1393

کاربرد فیلترهای اکتیو موازی برای جبران سازی بارهای غیرخطی با محدودیت هایی همراه است. دسته ای از این محدودیت ها مربوط به ساختار فیلتر و استراتژی های تعیین سیگنال مرجع می شود و دسته دیگر ناشی از شرایط غیرایده آل بار و منبع است. در این راستا، طرح های متعددی تاکنون به منظور حذف این مشکلات ارائه شده است. در این پژوهش ضمن بررسی و ارزیابی روش های پیشنهاد شده در مقالات علمی معتبر، روش کنترلی جدیدی معرف...

Journal: : 2023

در این مقاله سیستم تأمین انرژی و تخلیه جریان سیم‌­پیچ چنبره‌ای توکامک دماوند به منظور افزایش زمان میدان‌های مغناطیسی با هدف ماندگاری پلاسما، طراحی شبیه‌سازی شده است. حال حاضر سیم­‌پیچ دارای نیم سیکل سینوسی مدت ms 100 پیک kA 12 است که میدان مغناطیس تقریباً T 1/1 مرکز چنبره تولید می‌کند ناحیه تخت آن حدود 20 می‌باشد برای تشکیل محصورسازی پلاسما استفاده می‌گردد. ارتقاء 200، ضروری سیستم‌های کنترل مربو...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه 1379

در این پایان نامه یک phase locked loop کاملا" مجتمع شده با نویز پایین با تکنولوژی cmos در استاندارد 0.5 میکرون طراحی گردیده. برای کاهش نویز تمامی بخشهای سنتزکننده فرکانس را بصورت دیفرانسیلی طرح می کنیم تا حساسیت سیستم نسبت به نویز تغذیه وبستر را به حداقل برسانیم هم چنین قسمتهای دیجیتالی بصورت استاتیک لاجیک طراحی گردیده اند تا نویز کمتری ایجاد نمایند. در این مدار بلوک اشکارساز فاز- فرکانس طوری ط...

ژورنال: :مهندسی برق مدرس 0
samira jafarzade tarbiat modares university, samira. abumoslem jannesari tarbiat modares university,

در این مقاله یک اسیلاتور کنترل شوندهی دیجیتال برای حلقه های قفل فاز تمام دیجیتال پیشنهاد شده است. اسیلاتور کنترل شونده ی دیجیتال پیشنهادی براساس استفاده از یک مدولاتور دلتا سیگما به عنوان مبدل دیجیتال به آنالوگ می باشد. با استفاده از مبدل دیجیتال به آنالوگ دلتا سیگما می توان به دقت بالای فرکانسی (18 بیت) برای کنترل اسیلاتور کنترل شونده دیجیتالی دست یافت. خروجی مبدل دیجیتال به آنالوگ دلتا سیگما ...

ژورنال: :مهندسی برق و الکترونیک ایران 0
جمال قاسمی jamal ghasemi محمد غلامی mohammad gholami

یکی از چالش­های مهم در طراحی ضرب کننده­های فرکانسی براساس حلقه قفل شده تاخیر، کم کردن زمان قفل شدن یا زمان نشست مدار است. در همین راستا در این مقاله یک ساختار متداول برای حلقه قفل شده تاخیر در نظر گرفته می­شود که در آن تعداد سلولهای تاخیر موجود در مسیر مستقیم سیگنال مشخص است. در ادامه با استفاده از الگوریتم بهینه­سازی ژنتیک، حلقه قفل شده تاخیر طراحی شده مورد بررسی و پردازش قرار می­گیرد. الگوریت...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه اراک - دانشکده فنی 1393

در این پایان نامه یک حلقه ی قفل فاز بر پایه ی سیستم های میکرو الکترومکانیکال طراحی شده است. سیستم حلقه ی قفل فاز، سیستم فیدبک داری است که فاز ورودی را با فاز خروجی مقایسه می کند. این مقایسه توسط یک آشکارساز فاز انجام می شود. آشکارساز فاز مداری است که ولتاژ متوسط خروجی آن بطور خطی با اختلاف فاز بین دو ورودی متناسب است. سعی بر این است که اختلاف فرکانس بین ورودی و خروجی در حلقه ی قفل فاز ثابت بمان...

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی 1393

در طراحی فرکانس ساز باید به پارامترهایی نظیر نویز فاز، زمان نشست، توان مصرفی و غیره توجه داشت. به منظور کاهش نویز فاز، نوسان ساز کنترل شونده با ولتاژ lc به کار رفته و همچنین برای دستیابی به دقت فرکانسی و زمان نشست سریع از روش کسری استفاده شده است. در روش کسری تعداد بیت های مدولاتور سیگما-دلتا و فرکانس مرجع تعیین کننده ی دقت فرکانسی هستند. در طراحی مدولاتور سیگما-دلتا به منظور کاهش توان از روش پ...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید