مدولاتور فاز تربیعی دیجیتال در تکنولوژی cmos 0.13µm

پایان نامه
چکیده

مدولاتورهای فاز متعامد کاربرد فراوانی در سیستم های مخابراتی مدرن جهت پیاده سازی ساختار های فرستنده پیدا کرده اند. امروزه تقاضا برای مدولاتورهای فاز متعامد که ویژگی هایی چون نویزفاز پایین در خروجی، توان مصرفی پایین، دقت و سرعت بالا و قابلیت مجتمع سازی زیاد دارند، افزایش چشمگیری یافته است. در پاسخ به این تقاضا، روشهای متنوعی برای تولید سیگنال های متعامد ارائه شده است که در این پژوهش دو گونه از کاراترین این روش ها، یعنی تزویج دو نوسان ساز lc و فیلترهای شیفت دهنده فاز rc poly phase استفاده شده اند. در روش تزویج دو نوسان ساز lc اتصال ضربدری، تزویج از دو طریق، یکی از طریق زیرلایه خازن های متغیر (از mosfet به عنوان خازن متغیر استفاده شده است) و دیگر از طریق ترانزیستورهای pmos، انجام شده است. از مزایای این نوسان ساز می توان به نویزفاز پایین و توان مصرفی کم آن اشاره نمود. در روش دوم تولید سیگنالهای سینوسی متعامد، یک فیلتر rc poly-phase مرتبه سه پیشنهاد شده است که هم مقاومت ها و هم خازن ها با ترانزیستورهای ماسفت پیاده سازی شده اند. از مزایای این ساختار می توان به توان مصرفی ناچیز، مساحت اشغالی نسبتا کم، آسانی مجتمع سازی برروی تراشه و نویز کم آن اشاره نمود. انتخاب سیگنالهای متعامد مناسب با استفاده از ترانزیستورهایی که در نقش کلید هستند و توسط داده های دیجیتال ارسالی کنترل می شوند، صورت می گیرد. حاصل این انتخاب یک خروجی qpsk است. هر کدام از فازهای چهارگانه در خروجی نماینده یک سیمبول ارسالی است. مدارهای ارائه شده، با استفاده از نرم افزار ads در تکنولوژی cmos-rf 0.13µm شبیه سازی شده اند.

منابع مشابه

طراحی یک مدولاتور سیگما- دلتا با دقت 18 بیت ، منبع تغذیه 3/3 ولت برای کاربردهای صوت دیجیتال

در این مقاله طراحی و شبیه سازی یک مدولاتور سیگما-دلتا با دقت 18 بیت و منبع تغذیه 3/3 ولت برای کاربردهای صوتی مورد بحث قرار می گیرد. این مدولاتور با استفاده از تکنولوژی 0.6µm,CMOS،5ولت دیجیتال طراحی شده است . این تکنولوژی دارای دو لایه پلی و سه لایه متال است. ضرایب بهره انتگرال مدولاتورکسکید2-2 برای دست یافتن به بالاترین سطح بیش بارشدگی طراحی شده اند. سطح بیش بارشدگی آن در حدود-0.6 dBFS است. نرخ...

متن کامل

• اسیلاتور کنترل شونده ی دیجیتالی با محدوده ی فرکانسی گسترده برای حلقه های قفل فاز تمام دیجیتال

در این مقاله یک اسیلاتور کنترل شوندهی دیجیتال برای حلقه های قفل فاز تمام دیجیتال پیشنهاد شده است. اسیلاتور کنترل شونده ی دیجیتال پیشنهادی براساس استفاده از یک مدولاتور دلتا سیگما به عنوان مبدل دیجیتال به آنالوگ می باشد. با استفاده از مبدل دیجیتال به آنالوگ دلتا سیگما می توان به دقت بالای فرکانسی (18 بیت) برای کنترل اسیلاتور کنترل شونده دیجیتالی دست یافت. خروجی مبدل دیجیتال به آنالوگ دلتا سیگما ...

متن کامل

ارزیابی دقت رادیوگرافی بایت‌وینگ دیجیتال (CMOS) در سنجش تحلیل استخوان آلوئولار بین‌دندانی در دندان‌های خلفی

Background and ObjectiveRadiographic examination has an important role in diagnosis and treatment of periodontal patients, so this study was performed to determine the accuracy of digital bite wing (CMOS) radiography in alveolar bone resorption. Materials and Methods: This cross-sectional study was performed on 61 teeth of 16 periodontal patients referred to the periodontoloy department of R...

متن کامل

طراحی یک مبدل آنالوگ به دیجیتال پایپ لاین 8bit، 10ms/s در تکنولوژی 0.18?m cmos

مبدل های آنالوگ به دیجیتال پایپ لاین که از رایج ترین مبدل های امروزی می باشند برای کاربردهای پر سرعت و وضوح متوسط قابل استفاده می باشند ولی توان مصرفی این مبدل ها چالش اصلی طراحی آن ها می باشند. خصوصا کاربردهای قابل حمل و مبتنی بر باتری، اهمیت توان مصرفی را افزایش می دهد. در این پایان نامه یک مبدل آنالوگ به دیجیتال پایپ لاین 8 بیتی با سرعت 1ms/s و توان مصرفی 2mw در تکنولوژی 0.18?m cmos طراحی و ...

15 صفحه اول

طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال sigma - delta در تکنولوژی cmos

مبدلهای آنالوگ به دیجیتال فوق نمونه برداری بر اساس مدولاسیون سیگما دلتا، دستیابی به دقتهای بالای تبدیل را بدون نیاز به قطعات آنالوگ دقیق و المانهای تنظیم شده میسر ساخته اند. تنوع معماریها و امکان مبادله پارامترهای مختلف در سیستم های سیگما دلتا، چالشهای جدیدی را برای انجام طرحهای بهینه ایجاد کرده است . این بهینه سازی با توجه به جهت گیری نسبت به مجتمع سازی هر چه بیشتر و سازگاری با vlsi-cmos معمول...

15 صفحه اول

کنترل و کاهش جریان نشتی در مدارهای دیجیتال cmos با تکنولوژی dsm بمنظور کاهش مصرف توان

عملکرد منطقی پر سرعت با مصرف توان پایین عنصر کلیدی انواع میکروپروسسورها، ابرکامپیوترها، ارتباطات دوربرد و پردازش سیگنال‏های دیجیتال است. از آنجاییکه مدارات دینامیک در مقایسه با مدارات cmos استاتیک مرسوم دارای سرعت سوئیچینگ بالاتری بوده و مساحت کمتری را مصرف می‏نمایند، کاربرد وسیعی در مدارات vlsi پیدا کرده‏اند. جهت دستیابی به سرعت عملکردی بالای مدار با توان مصرفی پایین، از میان ساختارهای مختلف د...

15 صفحه اول

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023