نام پژوهشگر: مینا حسن زادآذر

طراحی و پیاده سازی یک فرستنده گیرنده با سرعت 16gb/s بر روی 4 کانال در پروسه 0.35um cmos
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی 1391
  مینا حسن زادآذر   عبدالله خویی

با پیشرفت روز افزون ادوات نیمه هادی در سالهای اخیر ، نیاز به انتقال سریع داده در اتصال بین دو کامپیوتر یا اتصال کامپیوتر با وسایل جانبی به طور چشمگیری در حال افزایش است . در این نوع کاربردها که به تبادل اطلاعات با سرعت های در حد گیگا بیت در ثانیه نیاز است ، طراحی خطوط انتقال داده با سرعت بالا و هزینه وسطح اشغالی کم ، بسیار مورد توجه می باشد. در این پایان نامه یک فرستنده – گیرنده با سرعت 16gb/sبر روی 4 کانال طراحی شده است که در واقع هر کانال دارای سرعت 4gb/s می باشد. برای رسیدن به چنین سرعت بالایی در انتقال داده و در عین حال داشتن فضای اشغالی کمتر و کاهش توان مصرفی از ترکیب روش موازی و سریال برای انتقال داده استفاده شده است به این صورت که در هر کدام از 4 کانال موازی داده به صورت سریال با سرعت 4gb/s انتقال می یابد.در جنین سرعت هایی، نرخ انتقال داده توسط مشخصه پایین گذر کانال به خاطر اثراتی چون اثر پوستی کانال و سرعت پروسه طراحی محدود می شود. در این طراحی از مدولاسین 4-pam استفاده شده است که باعث می شود نرخ انتقال سمبل ها را به نصف کاهش دهد . که در نتیجه با کاهش نرخ انتقال سمبل ها نیاز به پهنای باند لازم کانال برای انتقال صحیح داده به نصف کاهش می یابد و در نتیجه فرکانس کلاک مورد نیاز هم نصف می شود(2gsym/s) .در ادامه با استفاده از روش مولتی پلکس کردن داده(multiplexing ) فرکانس کلاک به 1ghz کاهش می یابد. در این طراحی در گیرنده توسط 3 مرتبه نمونه برداری از عرض هر نمونه دریافتی، داده استخراج شده و به ثبات های خروجی می رود. نتایج شبیه سازی توسط نرم افزارhspice با پارامترهایlevel 49 در پروسهcmos و تکنولوژی ?m 0.35 ارائه شده است که نشان دهنده توان متوسط مصرفی در فرستنده و گیرتنده به ترتیب حدود 105 و 7? میلی وات می باشد .lay out مدار با استفاده از نرم افزار cadence تهیه شده است .