نام پژوهشگر: مرتضی میدانلو

طراحی مبدل آنالوگ به دیجیتال sar باتوان مصرفی بسیار پایین برای آشکارساز توان سیگنال دریافتی
پایان نامه وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده برق و کامپیوتر 1393
  مرتضی میدانلو   ضیاء الدین دایی کوزه کنانی

در هر فرستنده گیرنده wsn چندین بلوک مبدل آنالوگ به دیجیتال وجود داردکه یکی از این مبدل¬ها، برای آشکارسازی توان سیگنال دریافتی به کار می¬رود. با توجه به پایین بودن فرکانس کاری این بخش، می¬توان از مبدل آنالوگ به دیجیتال با ساختار sar استفاده کرد. همچنین این مبدل به دلیل جایگزین کردن مقایسه کننده به جای تقویت کننده در ساختار خود، توان مصرفی خیلی پایینی دارد.در این پژوهش با شبیه سازی الگوریتم سوئچینگ پربازده فرکانس پایین شامل مقایسه کننده دینامیکی دوطبقه با ولتاژ تغذیه 1v ،توان مصرفی بخش سوئچینگ کاهش پیداکرده است.. نتایج به دست آمده از شبیه سازی با تکنولوژیtsmc 0.18 در فرکانس نمونه برداری 50k و همچنین رزولوشن 5 بیت توان مصرفی در حدود 210 nw را نشان می¬دهد. همچنین نتایج نسبت سیگنال به نویز و تعداد بیت مؤثر به ترتیب برابر با31.5 و 4.89 به دست آمده است. نتایج شبیه سازی این مدار به ازای رزولوشن 8 بیت توان مصرفی380nw و تعداد بیت مؤثر برابر با7.45 را نشان می دهد.