نتایج جستجو برای: زیرلایه soi

تعداد نتایج: 5227  

پایان نامه :وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی اصفهان - دانشکده برق و کامپیوتر 1391

مدارهای نوری توانایی انتقال اطلاعات با سرعتی بسیار بیشتر از مدارهای الکترونیکی معمولی را دارا می باشند. با این وجود، به علت وجود پدیده حد تفرق نور در مدارات و دستگاه های نوری، کوچک سازی و مجتمع سازی آن ها با مشکل جدی روبه رو شده است. یک راه حل برای رفع این مشکل، بکارگیری سیستم های پلاسمونیکی به منظور هدایت سیگنال ها در فرکانس های نوری می باشد. ادوات پلاسمونیکی در حالت کلی از عایق ها و فلزات ناد...

In this work, a novel Silicon on Insulator (SOI) MOSFET is proposed and investigated. The drain and source electrode structures are optimized to enhance ON-current while global device temperature and hot carrier injection are decreased. In addition, to create an effective heat passage from channel to outside of the device, a silicon region has embedded in the buried oxide. In order to reduce th...

پایان نامه :وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده برق و الکترونیک 1392

در این گزارش ابتدا به بررسی مدار معادل و المانهای معادل سلف خواهیم پرداخت و سپس عملکرد سلفهای cmos، انواع مختلف سلفهای مجتمع و توپولوژی های مختلف ساخت سلف مورد بحث قرار خواهند گرفت. تکنولوژیهای مختلف ساخت سلف از قبیلmems ،gaas، soi cmos، vlsi cmos و چندین روش برای بهبود ضریب کیفیت سلف نیز معرفی شده است. در مدارات مجتمع، به سلف داخل تراشه با ضریب کیفیت بالا و فرکانس خود رزونانس بالا نیاز است؛ د...

Journal: :IBM Journal of Research and Development 2002
G. G. Shahidi

Silicon-on-insulator (SOI) CMOS offers a 20–35% performance gain over bulk CMOS. High-performance microprocessors using SOI CMOS have been commercially available since 1998. As the technology moves to the 0.13m generation, SOI is being used by more companies, and its application is spreading to lower-end microprocessors and SRAMs. In this paper, after giving a short history of SOI in IBM, we de...

1999
Fred Chen Lixin Su

Silicon On Insulator (SOI) can leverage a lot of new advantages for circuit designers compared to conventional bulk technology. In particular, the improved S-factor and reduced junction capacitance make it very appealing for next generation low power, high performance DRAM systems. However, the benefits of the SOI technology do not come entirely for free. In this project, we characterized the k...

2009
Wen-Kuan Yeh Wen-Han Wang Yean-Kuen Fang Fu-Liang Yang

This letter investigates hot-carrier-induced degradation on 0.1 m partially depleted silicon-on-insulator (SOI) nMOSFETs at various ambient temperatures. The thermal impact on device degradation was investigated with respect to body-contact nMOSFETs (BC-SOI) and floating-body SOI nMOSFETs (FB-SOI). Experimental results show that hot-carrier-induced degradation on drive capacity of FB-SOI device...

2016
Abhishek Chauhan Aditya prakash

Abstarct The work presents the newly deploying technology in semiconductor industry called silicon on insulator (SOI). Its two technology partially and fully depleted SOI and describe how these are different from conventional bulk MOS technology, advantages over bulk technology and floating body effect of PD/FD SOI technology, factors effecting floating body such as kink effects in PD SOI, para...

2013
Kuiyuan Zhang Kazutoshi Kobayashi

This paper analyze the soft error tolerance related to layout structures on 65-nm bulk and SOI processes. The layout structure in which well contacts are placed between redundant latches suppresses MCU effectively. Also the tolerance of SOI structure transistor is estimated by TCAD simulations. The charge collection mechanism is suppressed by the BOX (Buried Oxide) in SOI transistor. Charge sha...

This paper introduces a novel silicon-on-insulator (SOI) metal–semiconductor field-effect transistor (MESFET) with an implanted N layer (INL-SOI MESFET) to improve the DC and radio frequency characteristics. The DC and radio frequency characteristics of the proposed structure are analyzed by the 2-D ATLAS simulator and compared with a conventional SOI MESFET (C-SOI MESFET). The simulated result...

2005
N. Sadachika M. Md. Yusoff Y. Uetsuji M. H. Bhuyan D. Kitamaru H. J. Mattausch M. Miura-Mattausch

The fully-depleted SOI-MOSFET model HiSIM-SOI for circuit simulation is the first model for circuit simulation based on a complete surface-potential description. HiSIM-SOI solves the surface potentials at all three SOI-surfaces perpendicular to the channel surface self-consistently. Besides verification against measured I-V characteristics, HiSIM-SOI is also verified with a 1/f noise analysis, ...

نمودار تعداد نتایج جستجو در هر سال

با کلیک روی نمودار نتایج را به سال انتشار فیلتر کنید