الگوریتم مسیریابی جهت بهبود کارایی در شبکه های روی تراَشه

پایان نامه
چکیده

با روند توسعه تکنولوژی و افزایش تعداد ترانزیستورها بروی تراشه، محدودیت های زیادی برای عملکرد این تراشه ها بوجود آمده است. برای غلبه بر این محدودیت ها دانشمندان شبکه های روی تراشه را بجای سیستم های روی تراشه به عنوان راه حل ارائه کرده اند. ما تلاش کرده ایم در این پایان نامه با ارائه یک الگوریتم مسیریابی مبتنی بر الگوریتم مورچه که میانگین تاخیر ارسال بسته ها را در شبکه کاهش دهیم که این باعث بهبود کارایی شبکه می شود.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

      چکیده   افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است   در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را ب...

متن کامل

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

چکیده   افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است   در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را بررسی و...

متن کامل

بهبود الگوریتم مسیریابی شبکه shuffle-exchange دو بعدی به منظور افزایش کارایی و ارزیابی توان مصرفی شبکه روی تراشه

استفاده از شبکه های درون تراشه برای ارتباط دهی پردازنده ها و حافظه های سیستم های دارای چند پردازشگر باعث افزایش کارایی و مقیاس پذیری سیستمهای محاسباتی شده است. به همین دلیل مطالعه و ساخت شبکه های درون تراشه به عنوان اساس کار طراحی و ساخت تجهیزات با پردازش موازی اطلاعات شناخته می شود. در این راستا همبندی های متفاوتی برای سیستم های موازی پیشنهاد شده است. شبکه shuffle-exchange نیز به دلیل ویژگی ها...

15 صفحه اول

پیاده سازی چند الگوریتم مسیریابی نوعی در شبکه های روی تراشه توری روی fpga و ارائه یک الگوریتم جدید

با پیشرفت سریع فناوری نیمه هادی، امکان قرار دادن شمار بالایی از هسته های پردازشی روی یک تراشه فراهم شده است. روش های کنونی ارتباط دهنده مولفه های روی تراشه از جمله روش گذرگاه، به عنوان یک گلوگاه اصلی در مقیاس پذیری سیستم های روی تراشه به حساب می آیند. کاستی های روش های موجود طراحان vlsi را بر آن داشته است با با بهره گرفتن از مفاهیم و ایده های معماری موازی و شبکه های کامپیوتری، یک معماری ارتبا...

15 صفحه اول

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت قسمت های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است. و این امر را بر اساس مرتبط کردن هسته ها و مولفه های از پیش طراحی شده محقق نموده است. لذا شبکه بر روی تراشه یک وسیله ارتباطی در محیط تراشه سیستمی است که هدف اصلی آن فراهم کردن زیربنایی موثر برای ار...

15 صفحه اول

بکارگیری روش عصبی در مسیریابی شبکه های روی تراشه

باپیشرفت تکنولوژی میکروالکترونیک، مدارات مجتمع باکاربردخاص پیاده سازی میشوند. با افزایش تعداد ترانزیستورهاو پیچیدگی مدارات مجتمع، به تدریج معماری سیستم روی تراشه مطرح شد. یکی از مهمترین مسائل و مشکلات مطرح شده در این سیستم ها، ارتباطات درون تراشه ای است که برای رفع این مشکل معماری شبکه روی تراشه (noc) پیشنهاد شده است.شبکه روی تراشه افزایش مقیاس پذیری، قابلیت اطمینان وپهنای باند قابل دسترس شده و...

15 صفحه اول

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

دانشگاه آزاد اسلامی - دانشگاه آزاد اسلامی واحد تهران مرکزی - دانشکده فنی

کلمات کلیدی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023