طراحی و همسانساز زمان پیوسته ولتاژ پایین سرعت بالا برای طراحی زوج سیمهای بهم تابیده کاربرد gigabit ethernet

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - دانشگاه تهران
  • نویسنده پژمان امینی
  • استاد راهنما امید شعاعی
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1379
چکیده

gigabit ethernet جدیدترین و سریعترین استاندارد شبکه های محلی است که از سیم کشی مسی دسته 5، استفاده می کند و حداکثر فاصله بین دو سیستم 100 متر است . تضعیف کانال که وابسته به فرکانس و طول کابل می باشد، سبب تداخل نمادها می شود که برای رفع این مشکل لازم است که سیگنال دریافتی را همسانسازی کنیم. گیرنده و فرستنده های پیچیده که کاملا یکپارچه می باشند و برای کاربردهای switch و همچنین رایانه های قابل حمل و نقل که با باتری کار می کنند، مورد استفاده قرار می گیرند، می بایت که توان مصرفی بسیار کمی داشته باشند در حالیکه کارایی آنها همچنان رضایت بخش است . با توجه به اینکه همسانساز مهمترین بخش گیرنده محسوب می شود، انتخاب روش مناسب برای همسانسازی به لحاظ توان مصرفی، نکته کلیدی طراحی های توان پایین خواهد بود. روش همسانسازی دیجیتالی، نیازمند وجود یک مبدل آنالوگ به دیجیتال با دقت هفت و یا هشت بیت و با سرعت 125mhz و یا 250mhz است . همچنین پیاده سازی همسانساز دیجیتال با سرعت بالا و توان مصرفی کم، ساده نمی باشد. در این حالیست که روش همسانسازی آنالوگ فاقد مشکلات ذکر شده است . بین انواع مختلف فیلترهای آنالوگ ، فیلترهای opamp-based به علت تعاداد عناصر فعال، کمترین توان را مصرف می کنند. در این پایان نامه یک همسانساز زمان پیوسته سه طبقه از نوع opamp-based با ساختاری نو طراحی شده است . کارایی بسیار خوبی برای کابل های با طول کمتر از 140 متر دارد و توان مصرفی ن کمتر از 15mw است .

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی مدار مبدل سطح ولتاژ با بازده توان بالا برای کاربردهای ولتاژ پایین

در این مقاله یک  تبدیل سطح ولتاژ مؤثر که قابلیت تبدیل سطوح ولتاژ بسیار پایین ورودی به سطح بالاتر با کاربرد در    فرکانس­های بالا را دارد، ارائه شده است. به منظور جلوگیری از اتلفات توان استاتیک، در ساختار پیشنهادی از یک منبع جریان استفاده شده و در طی انتقال فقط زمانی که در آن سطح منطق سیگنال ورودی با به سطح منطق خروجی متناظر نمی‌باشد، روشن است. عملکرد ساختار پیشنهادی تحلیل و بررسی شده و نتایج شب...

متن کامل

طراحی واحد تأخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین

در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستم‌های مختلف و بخصوص سیستمهای دیجیتال ایفا می‌نماید. از آنجا که در تکنولوژی‌های زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس می‌شود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...

متن کامل

Gigabit Ethernet Switch Gigabit Ethernet Switch

The Internet has created an opportunity for collaboration between scientists at unprecedented levels. Furthermore, in the late 80's, researchers developed general approaches to programmonitoring[1], [2], [3], followed by advances in program adaptation[4] and steering[5]. Speci cally, by coupling program monitoring and steering with online visualizations[6], [7] of scienti c data, it has now bec...

متن کامل

طراحی مدار مبدل سطح ولتاژ با بازده توان بالا برای کاربردهای ولتاژ پایین

در این مقاله یک  تبدیل سطح ولتاژ مؤثر که قابلیت تبدیل سطوح ولتاژ بسیار پایین ورودی به سطح بالاتر با کاربرد در    فرکانس­های بالا را دارد، ارائه شده است. به منظور جلوگیری از اتلفات توان استاتیک، در ساختار پیشنهادی از یک منبع جریان استفاده شده و در طی انتقال فقط زمانی که در آن سطح منطق سیگنال ورودی با به سطح منطق خروجی متناظر نمی باشد، روشن است. عملکرد ساختار پیشنهادی تحلیل و بررسی شده و نتایج شب...

متن کامل

طراحی و شبیه سازی یک مدولاتور سیگما دلتای ترکیبی زمان پیوسته / زمان گسسته برای کاربردهای توان پایین و سرعت بالا

امروزه در کاربردهایی نظیر مخابرات بدون سیم و ویدئوی دیجیتال، نیاز به مبدل های داده با پهنای باند بالا و دقت زیاد افزایش یافته است. نسل آینده کاربردهای بی سیم نیاز به مبدل های آنالوگ به دیجیتال با پهنای باند درمحدوده ی چند مگا هرتز و محدوده ی دینامیکی بالا دارد و این شرایط می بایست در توان مصرفی پایین تحقق یابد. مبدل های سیگما دلتا می توانند کارایی بالا و توان مصرفی پایین را در کاربردهای سرعت پا...

15 صفحه اول

طراحی واحد تأخیر cmos برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین

در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستم های مختلف و بخصوص سیستمهای دیجیتال ایفا می نماید. از آنجا که در تکنولوژی های زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس می شود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه تهران

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023